Title: High-performance Low-area Iterative BCH Decoder Architecture for Ultra High Speed Optical Communications
Abstract: 본 논문은 100Gbps 이상의 데이터 처리율을 갖는 차세대 광통신 시스템을 위한 20% 오버헤드 기반 반복적인 Bose-Chaudhuri-Hocquenghem (BCH) 부호와 고성능 Iterative BCH (I-BCH) 복호기 구조의 설계 방법을 제안한다. 제안된 I-BCH 구조는 고속 데이터 처리율뿐만 아니라 뛰어난 오류정정능력을 보여준다. 제안된 I-BCH 복호기는 메모리 기반의 인터리빙 기술을 적용하였으며 7번의 반복 복호시 10SUP-15/SUP post-FEC Bit Error Rate (BER) 기준 10.25 dB의 Net Coding Gain (NCG) 성능을 제공한다. 제안된 고성능 I-BCH 복호기의 구조는 90-nm CMOS 공정을 사용하여 합성되었으며, 성능 분석 결과 2-병렬 구조로 설계하였을 때 430 MHz의 동작 속도와 165 Gbps의 데이터 처리율을 갖는다. 따라서 제안한 구조는 100Gbps 이상의 데이터 처리율을 갖는 차세대 BCH 기반 순방향 오류정정 구조에 적용하여 사용할 수 있다.
Publication Year: 2019
Publication Date: 2019-01-31
Language: ko
Type: article
Indexed In: ['crossref']
Access and Citation
AI Researcher Chatbot
Get quick answers to your questions about the article from our AI researcher chatbot